比腦力更強大的DDR SDRAM控制器
2020-07-23 09:35:43
SDRAM從發展至今歷經了五代,分別是:第一代SDR SDRAM,第二代DDR SDRAM,第三代DDR2 SDRAM,第四代DDR3 SDRAM,第五代DDR4 SDRAM,
SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。時鐘被用來驅動一個有限狀態機,對進入的指令進行管線(Pipeline)操作。接下來由國內專注于代理銷售SDRAM、
SRAM、PSRAM、MRAM等存儲芯片供應商英尚微電子解析這款比腦力更強大的DDR SDRAM控制器。
任何DRAM控制器背后的智商都是與命令時序和執行相關的邏輯。DDR SDRAM不是簡單的設備。它們包含多個獨立的存儲體,并且每個隨機讀取或寫入訪問都必須在存儲體激活命令之前,最后是存儲體預充電命令。一旦激活了存儲體,結果就是打開一個數據頁,該頁面允許對存儲體的一小部分進行多個讀或寫操作。
為了最大化存儲通道帶寬,提前查看命令隊列并將所有訪問開放庫中所有打開頁面的命令組合在一起是有利的。通過命令重新排序和調度來減少存儲體激活和預充電“停機時間”的開銷可以顯著提高SoC到存儲通道的性能。
存儲器控制器還應盡一切努力“隱藏”存儲區,以激活并在命令槽中預充電命令,否則該命令槽將不可用。最小化命令爭用還可以優化通道性能。
DDR SDRAM控制器邏輯還必須滿足DRAM的刷新要求。在不耐延遲的命令和過期的刷新要求之間進行仲裁需要控制器內復雜的優先級劃分。控制器還必須經常在SoC中使用內存資源的多個子塊之間進行仲裁。這種仲裁要求能夠對存儲通道中的流量進行優先級排序,而又不會通過高優先級命令的無盡隊列使低優先級命令處于饑餓狀態。最終,該過程永遠不可能是完美的,并且經常針對特定應用進行量身定制。
IP救援
開發
DDR SDRAM接口需要多個工程學科。使用典型的ASIC設計流程(RTL,邏輯綜合,布局和布線)開發存儲器控制器的大腦,并在完全定制的混合信號設計環境(示意圖捕獲,模擬仿真,定制布局)中開發PHY的功能。)。很少有現代SoC能夠與擁有這兩個領域的專業知識和EDA工具的設計團隊聯系在一起。幸運的是當今的SoC設計人員不再需要擔心存儲器控制器和接口的挑戰,因為現在可以使用半導體IP,從而減少了總開發成本和上市時間。
本文關鍵詞:DDR SDRAM
相關文章: FPGA為什么要使用SDRAM
深圳市英尚微電子有限公司是一家專業的靜態隨機記憶體產品及方案提供商,十年來專業致力代理分銷存儲芯片IC, SRAM、MRAM、pSRAM、 FLASH芯片、SDRAM(DDR1/DDR2/DDR3)等,為客人提供性價比更高的產品及方案。
英尚微電子中國區指定的授權代理:VTI、NETSOL、JSC濟州半導體(EMLSI)、Everspin 、IPSILOG、LYONTEK、ISSI、CYPRESS、ISOCOME、PARAGON、SINOCHIP、UNIIC; 著名半導體品牌的專業分銷商 如:RAMTROM、ETRON、FUJITSU、LYONTEK、WILLSEMI。
?更多資訊關注SRAMSUN. www.sjbg.net.cn 0755-66658299